ARM微处理器对异常中断的响应过程.docx

上传人:王** 文档编号:893917 上传时间:2024-02-22 格式:DOCX 页数:1 大小:14.39KB
下载 相关 举报
ARM微处理器对异常中断的响应过程.docx_第1页
第1页 / 共1页
亲,该文档总共1页,全部预览完了,如果喜欢就下载吧!
资源描述

《ARM微处理器对异常中断的响应过程.docx》由会员分享,可在线阅读,更多相关《ARM微处理器对异常中断的响应过程.docx(1页珍藏版)》请在优知文库上搜索。

ARM微处理器对异常中断的响应过程ARM微处理器对异常中断的响应过程如下:当异常中断发生时,程序将当前执行指令的下一条指令的地址存入新的异常模式的链接寄存器LR中(RI4_),以便程序在异常处理完后,能正确返回原程序。保存当前的CPSR值,即将CPSR复制到新的异常模式的SPSR中。根据异常类型,重新设置CPSR的运行模式位CPSR4:0,使微处理器进入相应的工作模式。强制给PC赋值,即将表2.4中相应的向量地址赋给PC,从而跳转到相应的异常处理程序处执行程序。设置CPSR中的中断禁止位,以禁止中断发生。上述过程用伪码可以描述为:R14_=ReturnLinkSPSR.=CPSRCPSR4:0=ExceptionModeNumberCPSR5=0If=ResetorFIQthenCPSR6=1;当响应FIQ或复位异常时,禁止新的FIQ中断CPSR7=1;禁止IRQ中断PC=ExceptionVectorAddress如果异常发生时,处理器处于ThUmb状态,则当异常向量地址加载入PC时,处理器自动切换到ARM状态。异常处理完毕之后,ARM微处理器会执行以下几步操作从异常返回: 由链接寄存器LR的值恢复PC,返回到发生异常中断的指令的下一条指令处执行程序。 将SPSR复制回CPSR中。 若在进入异常处理时设置了中断禁止位,要在此清除。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 工学

copyright@ 2008-2023 yzwku网站版权所有

经营许可证编号:宁ICP备2022001189号-2

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!