中央电大2024计算机组成原理A形考作业及答案.docx

上传人:王** 文档编号:1170046 上传时间:2024-04-12 格式:DOCX 页数:3 大小:29.54KB
下载 相关 举报
中央电大2024计算机组成原理A形考作业及答案.docx_第1页
第1页 / 共3页
中央电大2024计算机组成原理A形考作业及答案.docx_第2页
第2页 / 共3页
中央电大2024计算机组成原理A形考作业及答案.docx_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《中央电大2024计算机组成原理A形考作业及答案.docx》由会员分享,可在线阅读,更多相关《中央电大2024计算机组成原理A形考作业及答案.docx(3页珍藏版)》请在优知文库上搜索。

1、I.机器数补码中,零的表示形式是唯一的。2 .某计算机字长16位,采纳补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为+(12小),最小负小数为3 .加法器采纳并行进位的目的是快速传递进位信号。4 .组成一个运算器须要多个部件,但下面所列地址寄存器不是组成运算器的部件。1 .ASCn编码是一种汉字字符编码;X2 .一般采纳补码运算的二进制减法器,来实现定点二进制数加减法的运算;3 .在浮点数表示法中,阶码的位数越多,能表达的数值精度越高;4 .只有定点数运算才可能溢出,浮点数运算不会产生溢出。X1 .简述奇偶校验码和海明校验码的实现原理。答:奇偶校验码原理:通常是为一个字

2、节补充一个二进制位,称为校验位,通过设置校验位的值为O或I的方式,使字节自身的8位和该校验位含有1值的位数肯定为奇数或偶数。在接收方,检查接收到的码字是否还满意取值为1的总的位数的奇偶关系,来确定数据是否出错。海明校验码原理.:是在k个数据位之外加上r个校验位,从而形成一个k+r位的新的码字,使新的码字的码距比较匀称地拉大。把数据的每个二进制位安排在几个不同的偶校验位的组合中,当某位出现错误,就会引起相关的几个校验位的值发生改变,这不但可以发觉错误,还可以指出哪一位出错,为进一步纠错供应了依据。2 .简述教材中给出的MIPS计算机的运算器部件的功能和组成。答:MIPS计靠机运算器部件功能和组成

3、:运算器的首要功能是完成对数据的算术和逻辑运算,由其内部的一个被称之为算术与逻辑运算部件(英文缩写为ALU)担当:运算器的其次项功能,是暂存将参与运算的数据和中间结果,由其内部的组寄存器担当:为了用硬件线路完成乘除指令运算、运算器内一般还有一个能自行左右移位的专用寄存器,通称乘商寄存器。这些部件通过几组多路选通器电路实现相互连接和数据传送:运算器要与计算机其它几个功能部件连接在起协同运行,还必需有接受外部数据输入和送出运算结果的逻辑电路。3.浮点运算器由哪几部分组成?答:处理浮点数指数部分的部件、处理尾数的部件、加速移位操作的移位寄存器线路以及寄存器堆等组成。4.假定X=0.0110011*2

4、,Y=0.110110P2,0(此处的数均为二进制),在不运用隐藏位的状况下,回答下列问题:(1)浮点数阶码用4位移码、尾数用8位原码表示(含符号位),写出该浮点数能表示的肯定值最大、最小的(正数和负数)数值:解答:肯定值最大:1UIOllnI11、111111111111;肯定值最小:OooI00000000.OOOl1OO(X)OOO(2)写出X、Y的浮点数表示。Xj=lOll00110011Yh=OIlOO1101101(3)计算X+YA:求阶差:EH10110110=0101B:对阶:Y变为IOUOOoOooIIOIlOlC:尾数相加:OoOIlOOlIoOOOO+0000000110

5、1101=00011011001101D:规格化:左规:尾数为OuOl100II01,阶码为IoloF:舍入处理:采纳0舍1入法处理,则有OollOIloo+1=001101101E:不溢出所以,X+Y最终浮点数格式的结果:1O100II0II0LSP0.i101101*2101 .将卜六进制数据14.4CH表示成二进制数,然后表示成八进制数和十进制数。14.4CH=(10100.0l001100)2=(14.23)8=(20.21875)o2 .对下列十进制数表示成8位(含一位符号位)二进制数原码和补码编码。(1) 17;Xtt=00010001,X=00010001(2) -17;pqa=

6、1001000bX标=IIloIlIl(3) 知下列各Xk,分别求它们的冈晚和冈弗。(1) -0.10100;x=0101,xh0101(2) xu=1.00Hl;Xh=IIlOOO,xn=111001(3) Xr,=OlOl(X);xs=010l(X),xK=OIOI(X)(4) xn=110100;x=101011,x#=1011004.写出X=IOnIl01,Y=-OolOlOll的双符号位原码、反码、补码表示,并用双符号补码计算两个数的差。Xn=0010111101,lX=0010111101,Xn=0010111101YJ=111O1O1LY14=11IioiO100JYbt=Il1

7、J0I0101XJ*.Y?卜=00100100101 .计算机硬件能干脆识别和运行的只能是机器语言程序。2 .指令中用到的数据可以来自通用寄存器、输入输出接口、内存单元3 .汇编语言要经过一汇编程序一的翻译才能在计算机中执行。4 .在设计指令操作码时要做到.能区分一套指令系统中的全部指令、能表明操作数的地址、长度适当规范统一5 .限制器的功能是向计算机各部件供应限制信号,6 .从资源利用率和性能价格比考虑,指令流水线方案最好多指令周期方案次之,单指令周期方案最不行取,1 .变址寻址须要在指令中供应一个寄存器编号和一个数值。2 .计算机的指令越多,功能越强越好。X3 .程序计数器PC主要用于解决

8、指令的执行次序。4 .微程序限制器的运行速度一般要比硬连线限制器更快。X1. 一条指令通常由哪两个部分组成?指令的操作码一般有哪几种组织方式?各自应用在什么场合?各自的优缺点是什么?答:一条指令通常由操作码和操作数两个部分组成。指令的操作码一般有定长的操作码、变长的操作码两种组织方式。定长操作码的组织方式应用在当前多数的计算机中;变长的操作码组织方式一般用在小型及以上的计算机当中。定长操作码的组织方式对于简化计算机硬件设计,提高指令译码和识别速度有利。变长的操作码组织方式可以在比较短的指令字中,既能表示出比较多的指令条数,又能尽量满意给出相应的操作数地址的要求。2 .如何在指令中表示操作数的地

9、址?通常运用哪些基本寻址方式?答:是通过寻址方式来表示操作数的地址。通常运用的基本寻址方式有:马上数寻址、干脆寻址、寄存器寻址、寄存器间接寻址、变址寻址、相对寻址、间接寻址、堆栈寻址等。3 .为读写输入/输出设备,通常有哪几种常用的寻址方式用以指定被读写设备?答:为读写输入/输出设备,通常有两种常用的编址方式用以指定被读写设备,一是I/O端口与主存储器统一的编制方式,另一种是I/O端口与主存储器彼此独立的编制方式。4 .简述计算机中限制器的功能和基本组成,微程序的限制器和硬连线的限制器在组成和运行原理方面有何相同和不同之处?答:限制器主要由下面4个部分组成:(1)程序计数器(PC),是用于供应

10、指令在内存中的地址的部件,服务于读取指令,能执行内容增量和接收新的指令地址,用于给出下一条将要执行的指令的地址。(2)指令寄存器(IR),是用于接收并保存从内存储器读出来的指令内容的部件,在执行本条指令的整个过程中,为系统运行供应指令本身的主要信息。(3)指令执行的步骤标记线路,用于标记出每条指令的各个执行步骤的相对次序关系,保证每一条指令按设定的步骤序列依次执行。(4)全部限制信号的产生部件,它依据指令操作码、指令的执行步骤(时刻),或许还有些另外的条件信号,来形成或供应出当前执行步骤计算机各个部件要用到的限制信号。计算机整机各硬件系统,正是在这些信号限制下协同运行,执行指令,产生预期的执行

11、结果。由于上述后两个部分的详细组成与运行原理不同,限制器被分为硬连线限制器和微程序限制器两大类。微程序的限制器和组合逻辑的限制器是计算机中两种不同类型的限制器。共同点:基本功能都是供应计算机各个部件协同运行所须要的限制信号;组成部分都有程序计数器PC,指令寄存器IR;都分成几个执行步骤完成每条指令的详细功能C不同点:主要表现在处理指令执行步骤的方法,供应限制信号的方案不一样。微程序的限制器是通过微指令地址的连接区分指令执行步骤,应供应的限制信号从限制存储器中读出,并经过一个微指令寄存器送到被限制部件。组合逻辑限制器是用节拍发生器指明指令执行步骤,用组合逻辑电路干脆给出应供应的限制信号。微程序的

12、限制器的优点是设计与实现简洁些,易用于实现系列计算机产品的限制器,理论上可实现动态微程序设计,缺点是运行速度要慢一些。组合逻辑限制器的优点是运行速度明显地快,缺点是设计与实现困难些,但随着EDA工具的成熟,该缺点己得到很大缓解。5 .限制器的设计和该计算机的指令系统是什么关系?答:限制胖的的基本功能,是依据当前正在执行的指令,和它所处的执行步骤,形成并供应在这时刻整机各部件要用到的限制信号。所以,限制器的设计和该计算机的指令系统是一一对应的关系,也就是限制器的设计应依据指令的要求来进行,特殊是要分析卷条指令的执行步骤,产生每个步骤所须要的限制信号。6 .指令采纳依次方式、流水线方式执行的主要差

13、别是什么?各有什么优点和缺点?依次方式是,在一条指令完全执行结束后,再起先执行下一条指令。优点是限制器设计简洁,简洁实现,:缺点是速度比较慢。指令流水线方式是提高计算机硬件性能的重要技术和有效措施,在成本增加不多的状况下很明显地提高了计算机的性能。追求的目标是力争在每一个指令执行步骤中完成一条指令的执行过程。实现思路是把一条指令的几项功能划分到不同的执行部件去完成,在时间上又允许这几个部件可以同时运行。缺点是限制器设计困难,比较不简洁实现,;突出的优点是速度明显提高。I.下列部件(设备)中,存取速度最快的是光盘存储器7 .某SRAM芯片,其容量为1Kx8位,加上电源端和接地端,该芯片引出线的最

14、少数目应为2008 .在主存和CPU之间增加Cache的目的是解决CPU和主存之间的速度匹配9 .在独立编址方式下,存储单元和I/O设备是靠不同的地址和指令代码来区分的。10 随着CPU速度的不断提升,程序查询方式很少被采纳的缘由是CPU与外设并行工作.11 在采纳DMA方式的I/O系统中,其基本思想是在主存与外设之间建立干脆的数据通路。1 .CPU访问存储器的时间是由存储器的容量确定的,存储器容量越大,访问存储器所需的时间越长。2 .引入虚拟存储系统的目的,是为了加快外存的存取速度。3 .按主机与接口间的数据传送方式,输入/输出接口可分为串行接口和并行接口。4 .DMA限制器通过中断向CPU

15、发DMA恳求信号。1 .在三级存储体系中,主存、外存和高速缓存各有什么作用?各有什么特点?答:多级存储器系统,是围绕读写速度尚可、存储容量适中的主存储器来组织和运行的,并由高速缓冲存储器缓解主存读写速度慢、不能满意CPU运行速度须要的冲突;用虚拟存储器更大的存储空间,解决主存容量小、存不下规模更大的程序与更多数据的难题,从而达到使整个存储器系统有更高的读写速度、尽可能大的存储容量、相对较低的制造与运行成本。高速缓冲存储器的问题是容量很小,虚拟存储器的问题是读写速太慢。追求整个存储器系统有更高的性能/价格比的核心思路,在于运用中充分发挥三级存储器各自的优势,尽量避开其短处。2 .什么是随机存取方式?哪些存储器采纳随机存取方式?答:RAM,即随机存储器,可以看作是由很多基本的存储单元组合起来构成的大规模集成电路。静态随机存储器(RAM)和动态随机存储器(DRAM)可采纳随机存取方式。3 .什么是虚拟存储器?它能解决什么问题?为什么?答:虚拟存储器属于主存一外存层次,由存储器管理硬件和操作系统中存储器管理软件支持,借助于硬磁盘等协助存储器,并以透亮方式供应应用户的计算机系统具有辅存的容量,接近主存的速度,单位容量的成本和辅存差不多的存储器。主要用来缓解内存不足的问题。因为

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

copyright@ 2008-2023 yzwku网站版权所有

经营许可证编号:宁ICP备2022001189号-2

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!