《数字电路与逻辑设计》习题及参考答案全套.docx

上传人:王** 文档编号:1140492 上传时间:2024-04-03 格式:DOCX 页数:46 大小:475.16KB
下载 相关 举报
《数字电路与逻辑设计》习题及参考答案全套.docx_第1页
第1页 / 共46页
《数字电路与逻辑设计》习题及参考答案全套.docx_第2页
第2页 / 共46页
《数字电路与逻辑设计》习题及参考答案全套.docx_第3页
第3页 / 共46页
《数字电路与逻辑设计》习题及参考答案全套.docx_第4页
第4页 / 共46页
《数字电路与逻辑设计》习题及参考答案全套.docx_第5页
第5页 / 共46页
《数字电路与逻辑设计》习题及参考答案全套.docx_第6页
第6页 / 共46页
《数字电路与逻辑设计》习题及参考答案全套.docx_第7页
第7页 / 共46页
《数字电路与逻辑设计》习题及参考答案全套.docx_第8页
第8页 / 共46页
《数字电路与逻辑设计》习题及参考答案全套.docx_第9页
第9页 / 共46页
《数字电路与逻辑设计》习题及参考答案全套.docx_第10页
第10页 / 共46页
亲,该文档总共46页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《《数字电路与逻辑设计》习题及参考答案全套.docx》由会员分享,可在线阅读,更多相关《《数字电路与逻辑设计》习题及参考答案全套.docx(46页珍藏版)》请在优知文库上搜索。

1、数字电路与逻辑设计习题及参考答案一、选择题1 .以下表达式中符合逻辑运算法则的是卫OA.CC=C2B.1+1=10C.0lD.A+l=l2 .一位十六进制数可以用C位二进制数来表示。A.1B.2C.4D.163 .当逻辑函数有n个变量时,共有个变量取值组合?A.nB.2nC.n2D.2n4 .逻辑函数的表示方法中具有唯一性的是oA.真值表B.表达式C.逻辑图D.状态图5.在一个8位的存储单元中,能够存储的最大无符号整数是。A.(256)ioB.(127)10C.(128)10D.(255)106 .逻辑函数F=(AA)B=AoA.BB.AC.ABD.AB7 .求一个逻辑函数F的对偶式,不可将F

2、中的_aA.“产换成“+”换成”产8 .原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC=CA.A+BB.A+CC.(A+B)(A+C)D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。DA.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。AD.任一A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1输入为111.十进制数制用842IBCD码表示为B。A.10101B.00I00I01C.I00I01DJOlOI12 .不与十进制数(53.5)io等值的数或

3、代码为C。A,(01010011.0101)8421bcdB.(35.8)l6C.(110101.11)2D.(65.4)813 .以下参数不是矩形脉冲信号的参数3A.周期B.占空比C.脉宽D.扫描期14 .与八进制数(47.3%等值的数为:BA.(100111.0101)2B.(27.6)16C.(27.3)6D.(100111.101)215 .常用的BCD码有D。A.奇偶校验码B.格雷码CASCII码D.余三码16 .下列式子中,不正确的是(B)A.A+A=AB.AA=1CjO=AD.AI=A17.下列选项中,是TTLoC门的逻辑符号。(C)18.下列选项中,叙述不正确的是(B)A.接入

4、漉波电容引入是消除竞争冒险的方法之一。B.引入选通脉冲不能消除竞争冒险。C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法。D.化简电路,减少逻辑器件数目,不能消除竞争冒险。19 .下列选项中,不能实现Qm=示。(D)20 .下列选项中,叙述不正确的是(B)A.任意两个不同的最小项之积,值恒为0。B.RAM的特点是一旦停电,所存储的内容不会丢失。C.在逻辑代数中,常用的逻辑运算是与非、或非、与或非、异或等。D.单向导电特性是半导体二极管最显著的特点。21 .n位二进制计数器的模为(B)A.n2B.2nC.n2+1D.2n+,22 .下列选项中,不是单稳态触发器的特点。(八)A.有一个稳定状

5、态,有两个暂稳状态。B.暂稳状态维持一段时间后,将自动返回稳定状态。C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数。D.在外来触发脉冲的作用下,能够由稳定状态翻转到暂稳状态。23 .用四选一数据选择器实现函数Y=AAu+AA0,应使(D)A.Do=D2=O,D1=D3=IB.D0=D2=LD=D3=OC.Do=D=O,D2=D3=1D.Do=D=l,D2=D3=O24 .在下列逻辑电路中,是时序逻辑电路的有(B)A.加法器B.读/写存储器C.编码器D.数值比较器25 .函数F(A,B,C)=AB+BC+AC的最小项表达式为(B)。A.F(A,B,C)=m(0,2,4)B.(A,B

6、,C)=m(3,5,6,7)C.F(A,B,C)=m(0,2,3,4)D.F(A,B,C)=m(2,4,6,7)26.8线一3线优先编码器的输入为1。一卜,当优先级别最高的b有效时,其输出豆KM的值是(C)。A.IllB.010C.000D.10127 .十六路数据选择器的地址输入(选择控制)端有(C)个。A.16B.2C.4D.828 .有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是(A)。A.1011-0110-1100-1000-0000B.1011-0101-0010-0001-0000C.1011-11(X)-1101-

7、1110-1111D.1011-1010-1001-1000-011129 .已知74LS138译码器的输入三个便能端(Em,E2,=E2B=O)时,地址码A2A1A0=Oll,则输出Y7Y0是(C)。A.11111101B.10111111C.11110111D.1111111130.一只四输入端或非门,使其输出为1的输入变量取值组合有(D)种。A.15B.8C.7D.131.随机存取存储器具有(A)功能。32. N个触发器可以构成最大计数长度(进制数)为(A.NB. 2NC. N2D.233.某计数器的状态转换图如下,其计数的容量为(B)A.八B.五C.四D.三A.读/写 B.无读/写 C

8、.只读 D.只写其输出信号的逻辑表达式为C.C.Qn+, =AQn+ BQnD. Qn+,34.已知某触发的特性表如下(A、B为触发器的输入)35.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为(A)。.8.125VB.4VC.6.25VD.9.375V36 .函数F=AB+BC,使F=I的输入ABC组合为(D)A. ABC=OOOB. ABC=OlO C. ABC=IOlD. ABC=IlO37 .已知某电路的真值表如下,该电路的逻辑表达式为(C)。A.Y=Cb.Y=ABCc.Y=AB+Cd.Y=BC+CABCYABCY0000100000111

9、011010011010111111138 .四个触发器组成的环行计数器最多有(D)个有效状态。A.4B.6C.8D.1639 .下列不属于数字逻辑函数的表示方法的是(B)OA.真值表B.占空比C.逻辑表达式D.逻辑图40 .将(0.706)D转换为二进制数(0.101101001)B,两者的误差不大于(A)。A.2-10B.2-9C.2-8D.2-741 .下列四个不同进制的无符号数中,其值最小的是(C)oA.(11001011)BB.(201)DC.(310)0D.(CA)U42 .下列属于有权码的是(A)oC.格雷码 D. ASCnf马A.2421码B.余3循环码43 .下列函数中,是最

10、小项表达式形式的是(A)oa.Y=ABC+ABCb.Y=ABC+ACDcY=ABC+BCDY=ABC+ABC44 .已知某逻辑电路对应的逻辑函数表达式为/=A0+48+人0中,()的变化可能造成该逻辑电路产生竞争冒险()。A.A变量B.B变量C.C变量D.都不会45 .函数F(A,B,C)=AB+BC+AC的最小项表达式为(B)。A.F(A,B,C)=Em(0,2,4)B.(A,B,C)=m(3,5,6,7)C.F(A,B,C)=m(0,2,3,4)D.F(A,B,C)=m(2,4,6,7)46.8线一3线优先编码器的输入为Io-H,当优先级别最高的b有效时,其输出石KM的值是(A)。A.Il

11、lB.010C.O(X)D.10147 .十六路数据选择器的地址输入(选择控制)端有(C)个。A.16B.2C.4D.848 .已知74LS138译码器的输入三个使能端(E=l,-E2a=_E2b=O)时,地址码A2AiAo=Oll,则输出丫7Yo是(C)OA.11111101B.10111111C.11110111D.1111111149 .一只四输入端或非门,使其输出为1的输入变量取值组合有(D)种。A.15B.8C.7D.150 .已知逻辑函数y4B7c+石C与其相等的函数为(D)oA.ABB.BA7C.ABBCD.ABC51 .一个数据选择器的地址输入端有3个时,最多可以有(C)个数据

12、信号输出。A.4B.6C.8D.1652 .四个触发器组成的环行计数器最多有(D)个有效状态。A.4B.6C.8D.1653 .N个触发器可以构成最大计数长度(进制数)为(D)的计数器。.NB.2NC.N2D.2n54 、.请判断以下哪个电路不是时序逻辑电路(C)OA、计数器B、寄存器C、译码器D、触发器55、函数F=AB+BC,使F=I的输入ABC组合为(D)AABC=OOOBABC=OlOC.ABC=IOl_D.ABC=IlO56、要实现Qn=Qn,JK触发器的J、K取值应为(B)oD. J=0, K=IA.J=0,K=OB.J=l,K=IC.J=l,K=O57、在下列逻辑电路中,不是组合

13、逻辑电路的有(八)0A.寄存器B.编码器C.全加器D.译码器58、欲使D触发器按Qn+1=Qll工作,应使输入D=(C)0A. 0 B. 1 C. QD. Q59、不与十进制数(53.5)10等值的数或代码为(C)0A.(01010011.0101)8421BCDB.(35.8)16C.(110101.11)2D.(65.4)860.四个触发器组成的环行计数器最多有(D)个有效状态。A.4B.6C.8D.1661、函数F(A,B,C)=AB+BC+AC的最小项表达式为(B)。A.F(A,B,C)=Em(0,2,4)B.(A,B,C)=m(3,5,6,7)C.F(A,B,C)=m(0,2,3,4

14、)D.F(A,B,C)=m(2,4,6,7)62、已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为(C)。ABQn+,说明00Qn保持010置O101置111Qn翻转D. Qn+, = BA.Qn+,=AB.Qn+,=AQn+AQnC.Qn+,=AQn+n63、设图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C)图。64 .逻辑函数F=AB+BC的最小项表达式为(c)。A、F=m2+m3+ri6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m765 .测得某逻辑门输入A、B和输出F的波形下图所示,则F(A,B)的表达式为(C)。A、F=ABB、F=A+BC、F=ABD、F=AB66 .Y=A+BCOE的反函数为7=(B)。Y=A B+C+D+E(B) YA B+C + D+E Y = A(B + C+ D+ E)(D) Y = A (B + C+D+E)67 .下列表达芭中不存在竞争冒险的有C0A.Y=+AB

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

copyright@ 2008-2023 yzwku网站版权所有

经营许可证编号:宁ICP备2022001189号-2

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!