《高职中职大学期末考试高级电工单选题301-400测试 选择题 客观题 期末试卷 试题和答案.docx》由会员分享,可在线阅读,更多相关《高职中职大学期末考试高级电工单选题301-400测试 选择题 客观题 期末试卷 试题和答案.docx(28页珍藏版)》请在优知文库上搜索。
1、高级电工单选题301400测试(新版)您的姓名:填空题*班级:单选题*。18机电52班。15机电5016机电5。17机电5。17机电5。18机电51班1班1班2班1班1.301、组合逻辑电路的分析是Oo单选题*A根据已有电路图进行分析IlUiT中B.画出对应的电路图C.根据逻辑结果进行分析D.画出对应的输出时序图2.302、组合逻辑电路的分析是O单选题*A.根据已有电路图进行分析B.画出对应的电路图C.根据逻辑结果进行分析;)D.画出对应的输出时序图3.303、组合逻辑电路的比较器功能为O单选题*A.只是逐位比较B.只是最高位比较C.高位比较有结果,地位可不比较:W)D.只是最低位比较4.30
2、4、组合逻辑电路常用的分析方法有O单选题*A.逻辑代数化简B.真值表C.逻辑表达式D.以上都是5.305、下列不属于集成运放电路线性应用的是O单选题*A.加法运算电路B.减法运算电路C.积分电路D.零比较器6.306、下列不属于集成运放电路非线性应用的是()单选题*A.加法运算电路B.滞回比较器C非过零比较器D.过零比较器7.307、下列不属于常用中间电子电路的功能有O单选题*A.传输信号能力强B.信号波形失真小C.电压放大能力强D.取信号能力强8.308、集成运放电路非线性应用要求O单选题*A.开环后加正正反馈B.加负反馈C.输入信号要大D.输出要加限幅电路9.309、组合逻辑电路的译码器功
3、能有O单选题*A.变量译码器B.显示译码器C.数码译码器D.以上都是I10.310、组合逻辑电路的译码器功能为O单选题*A.用一位二进制数来表示B.用多位二进制数来表示输入信号C.用十进制数来表示输入信号D.用十进制数来表示二进制信号11.31k下列不属于组合逻辑电路的加法器为()单选题*A.半加器B.全加器C.多位加法器D.计数器12.312、下列不能用于构成组合逻辑电路的是O单选题*A.与非门B.或非门C.异或门D.触发器13.313、集成与非门的多余引脚O时,与非门被封锁单选题*A.悬空B.接高电平C.接低电平LD.并接14.314、集成或非门的多余引脚O时,与非门被封锁单选题*A.悬空
4、B.接高电平,C.接低电平D.并接15.315过零比较器可将输入正弦波变换为O单选题*A.三角波B.锯齿波C.尖顶脉冲波D.方波(正确笞案)16.316、集成与非门被封锁,应检查其多余引脚是否接了O单选题*A.悬空B.高电平C.低电平D.并接17.317、数码存储器的操作要分为O步进行单选题*A.4B.3C.5D.618.318、下列不属于时序逻辑电路的计数器进制的为()单选题*A.二进制计数器B.十进制计数器C.N进制计数器D.脉冲计数器19.319、时序逻辑电路的状态表是由O单选题*A.状态方程算出IB.驱动方程算出C触发器特性方程算出D.时钟脉冲表达式算出20.320、时序逻辑电路的输出
5、端取数如有问题会产生()单选题*A时钟脉冲混乱(产不)B.置数端无效C.清零端无效D.计数器错误21.321、时序逻辑电路的驱动方程是O单选题*A.各个触发器的输入表达式TB.各个门电路的输入表达式C.各个触发器的输出表达式D.各个门电路的输出表达式22.322、时序逻辑电路的计数器直接取相对应进制数经相对应门电路送到O单选题*A.异步清零端B.同步清零端C.异步置数端D.同步置数端23.323、时序逻辑电路的计数器按与时钟脉冲关系可分为()单选题A.加法计数器B.减法计数器C.可逆制计数器D.以上都是(打24.324、时序逻辑电路的分析方法有O单选题*A.列出状态方程B.列出驱动方程C.列出
6、状态表D.以上都是25.325、当74LS94的控制信号为10时,该集成移寄存器处于O状态单选题*A.左移B.右移C.保持D.并行置位26.326、555定时器构成的单稳态触发器单稳态脉宽由O决定单选题*A.输入信号B.输出信号C.电路电阻及电容(卜;CD.555定时器结构27.327、555定时器构成的多谐振荡电路的脉冲频率由O决定单选题*A.输入信号B.输出信号C.电路充放电电阻及电容D.555定时器结构28.328、下列不属于555定时器构成的单稳态触发器的典型应用是().单选题*A.脉冲定时B.脉冲延时C.脉冲整形D.计数器29.329、555定时器构成的典型应用中不包含O电路单选题*
7、A.多谐振荡B.施密特振荡C.单稳态振荡D.存储器30.330、时序逻辑电路的清零端有效,则电路为O状态单选题*A.计数B.保持C.置1D.清O31.331时序逻辑电路的置数端有效,则电路为O状态单选题*A.计数B.保持IC.置1D.清O1.332、 、当集成译码器74LASI38的3个使能端都满足要求时,其输出端为O有效单选题*A.高电位B.低点位C.高阻D.低阻33.333、集成译码器74LS138的3个使能端,只要有一个不满足要求,其八个输出为()单选题*A.高电平B.低电平C.高阻D.低阻34. 334、集成译码器74LS42是O译码器单选题*A.变量B.显示C.符合D.二一十进制35
8、.335、集成显示译码器是按O来显示的单选题*A.高电平B.低电平C.字形ID.低阻36.336、当74LS94的Q3经非门的输出与Sr相连时,电路实现的功能为()单选题*A.左移钮环形计数器B.右移钮环形计数器C.保持D.并行置数37.337、当74LS94的控制信号为OO时,该集成移寄存器处于O状态单选题*A.左移B.右移C.保持D.并行置位38.338、当74LS94的控制信号为Ol时,该集成移寄存器处于O状态单选题*A.左移B.右移C.保持D.并行置位39.339、移位寄存器可分为O单选题*A.左移B.右移C.可逆D.以上都是40.340、当74LS94的Qo经非门的输出与SL相连时,
9、电路实现的功能为()单选题*A.左移钮环形计数器B.右移钮环形计数器C.保持D.并行置位41.341、当74LS94的控制信号为11时,该集成移寄存器处于()状态单选题*A.左移B.右移C.保持D.并行置位一A.变量B.逻辑状态C.数码显示;,D.数值43.343、集成二一H进制计数器74LS90是()计数器单选题*A.异步二一五一十进制加法(HUW)B.同步十进制加法C.异步十进制减法D.同步十进制可逆44.344、集成计数器74LS161是O计数器单选题*A.四位二进制加法,1B.四位二进制减法C.五位二进制加法D.三位二进制加法45.345、集成计数器74LS161是O计数器单选题*A二
10、进制同步可预置确冷案)B.二进制异步可预置C.二进制同步可清零D.二进制异步可清零A.共阴七段B.共阳七段C.液晶D.等离子47.347、集成译码器的O状态不对时,译码器无法工作单选题*A.输入端B.输出端C.清零端无效D.使能端48.348、集成译码器74LS138与适当门电路配合可构成O功能单选题*A.全加法器B.计数器C.编码器D.存储器49.349、集成译码器74LS8可点亮O显示器单选题*A.共阴七段B.共阳七段C.液晶D.等离子50.350、一片集成二一F进制计数器74LS90可构成O进制计数器单选题*A.2至10间的任意B.5C.10D.251.351一片集成二一十进制计数器74
11、LS60可构成O进制计数器单选题*A.2至10间的任意B.5CJOD.252.352、集成运放电路O,会损坏运放单选题*A.输出负载过大1B.输出开端C.输出端开路D.输出端与输入端直接相连53.353、集成运放电路O,会损坏运放单选题*A.电源数值过大IB.输入接反C.输出端开路D.输入端与输出端直接相连54.354、集成运放电路的电源端可外接O,防止其极性接反单选题*A.三极管B.二极管(C.场效应管D.稳压管55.355、集成运放电路引脚如插反,会(),会损坏运放单选题*A.将电源极性接反(B.输入接反C.输出接反D.接地接反56.356、集成运放电路(),会损坏运放单选题*A.两输入端
12、电压过高UW)B.输入电流过大C.两输入端短接D.两输入端接反57.357、两片集成计数器74LS161最多可构成O进制计数器单选题*A.256B.16C.200D.10058.358、两片集成计数器74LS192最多可构成O进制计数器单选题*AJOO条)B.50CJOD.九59.359、微分集成运放电路反馈元件采用的是O元件单选题*A.电感B.电阻IC.电容D.三极管60.360、由或非门组成的基本RS触发器,当RS为O时,触发器处于不定状态单选题*A.OOB.O1C.1OD.1161.361、集成或非门被封锁,应检查其多余引脚是否接了O单选题*A.悬空B.高电平C.低电平D.并接62.36
13、2、集成译码器无法工作时,首先应该检查O状态单选题*A.输入端B.输出端C.清零端D.使能端63.363、集成编码器无法工作时,首先应该检查O状态单选题*A.输入端B.输出端C.清零端D.控制端64.364、集成译码器的O状态不对时,编码器无法工作单选题*A.输入端B.输出端C.清零端D.控制端65.365、集成运放电路的输出端外接O,防止负载过大二损坏元件单选题*A.三极管B.二极管C.场效应管D.反串稳压管66.366、集成运放电路的两输入端外接O,防止输入信号过大二损坏元件单选题*A.三极管B.反并联二极管(正确答案)C.场效应管D.稳压管67.367、积分集成运放电路反馈元件采用的是O元件单选题*A.电阻B.电感C.电容川)D.二极管68.368、可控RS触发器,易在CP=I期间出现()现象单选题*A.翻转B.置零C.置1磨翻(正确答案)69.369、JK触发器,当JK为O时,触发器处于置O状态单选题*A.00B.01(正确笞C.1OD.1170.370、时序逻辑电路的集成移位寄存器的移位方向错误,则是O有问题单选题*A.移位控制端,WRB.清零端C.脉冲端D.输出端71.371、时序逻辑电路的计数器控制端无效,则电路处于O状