2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx

上传人:王** 文档编号:1357027 上传时间:2024-06-21 格式:DOCX 页数:70 大小:50.90KB
下载 相关 举报
2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第1页
第1页 / 共70页
2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第2页
第2页 / 共70页
2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第3页
第3页 / 共70页
2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第4页
第4页 / 共70页
2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第5页
第5页 / 共70页
2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第6页
第6页 / 共70页
2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第7页
第7页 / 共70页
2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第8页
第8页 / 共70页
2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第9页
第9页 / 共70页
2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第10页
第10页 / 共70页
亲,该文档总共70页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx》由会员分享,可在线阅读,更多相关《2024年甘肃开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx(70页珍藏版)》请在优知文库上搜索。

1、2024年甘肃开放大学数字电子技术基础形成性考核参考试题库(含答案)一、单选题1 .关于P、N型半导体内参与导电的介质,下列说法最为合适的是。难度:容易A、自由电子、空穴、位于晶格上的离子B、无论P型还是N型半导体,自由电子、空穴都是导电介质C、对于P型半导体,空穴是唯一的导电介质Dv对于N型半导体,空穴是唯一的导电介质答案:B2 .十六路数据选择器的地址输入(选择控制)端有。个。难度:容易A、16Bx2C、4D、8答案:C3 .函数F(A,B,C)=AB+BC+AC的最小项表达式为:()。难度:容易A、F(A,B,C)=m(0,2,4)BvF(A,B,C)=Zn3,5,6,7)C、F(A,B

2、,C)=m(O,2,3,4)DvF(A,B,C)=m(2,4,6,7)4 .N.+1n.对于D触发器,欲使Q=Q,应使输入D=()o难度:容易A、0Bv1CvQD、Q非答案:C5 .Moore和MeaIV型时序电路的本质区别是()。难度:容易A、没有输入变量B、当时的输出只和当时电路的状态有关,和当时的输入无关C、没有输出变量D、当时的输出只和当时的输入有关,和当时的电路状态无关器答案:A6 .三极管有个PN结。难度:困难Av1B、2C、3D、4答案:B7 .指出下列电路中能够把串行数据变成并行数据的电路应该是()。难度:困难A、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器答案:

3、C8 .寻址容量为16KX8的RAM需要()根地址线。难度:一般A、4Bx8C、14Dv16答案:C9 .二极管、三极管、晶闸管分别有个PN结,分别有个极。难度:容易Av1,2,3/2,3,4B、1,2,2/2,3,3Cx1,2,3/2,3,3Dv1,3,3/1,3,3答案:C10 .下列四个数中,最大的数是()。难度:一般A、(AF)16B、(001010000010)8421BCDC、(10100000)2Dv(198)10答案:B11 .下列描述不正确的是0。难度:容易AvEEPROM具有数据长期保存的功能且比EPROM使用方便B、集成二一十进制计数器和集成二进制计数器均可方便扩展。C、

4、将移位寄存器首尾相连可构成环形计数器D、上面描述至少有一个不正确答案:B12 .两个电阻相串联接入电路,各分得的电压与其阻值的关系是。难度:困难A、成正比B、成反比C、在直流电路中成正比,在交流电路中成反比D、在直流电路中成反比,在交流电路中成正比答案:A13 .一位十六进制数可以用()位二进制数来表示。难度:一般Av1B、2Cx4Dv16答案:C14 .D触发器具有的特点。难度:容易Ax在时钟脉冲上升沿触发B、逻辑判断C、可以实现翻转计数Dv输入与输出隔离15 .ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可()个字。难度:容易Av10B、102C、210D、104答

5、案:C16 .变化的磁场能在导体中产生电动势,此现象称为电磁感应现象。其表现形式是。难度:容易A、运动的导体切割磁力线B、穿过线圈的磁通发生变化C、运动的导体切割磁力线或穿过线圈的磁通保持恒定D、运动的导体切割磁力线或穿过线圈的磁通发生变化答案:D17 .根据基尔霍夫电流定律,若电路中有多根导线连接在同一个节点上,则流进节点的总电流一定流出节点的总电流。难度:容易A、等于B、小于C、大于D、不大于答案:A18 .晶体管工作在饱和区的条件是。难度:一般A、发射结正向偏置,集电结反向偏置B、发射结反向偏置,集电结正向偏置C、发射结正向偏置,集电结正向偏置D、发射结反向偏置,集电结反向偏置答案:C1

6、9 .无论是PNP型还是NPN型三极管,若工作在放大状态时其条件是。难度:困难A、发射结正向偏置,集电结反向偏置B、发射结集电结都反向偏置C、发射结集电结都正向偏置D、视管子类型而定答案:A20 .根据基尔霍夫第一定律(电流定律),若某电路有多根导线连接在同一个节点上,则流进节点的总电流一定流出节点的总电流。难度:容易Ax大于B、小于C、等于D、不等于答案:C21 .用触发器设计一个24进制的计数器,至少需要()个触发器。难度:困难A、3B、4C、6D、5答案:D22 .用二进制码表示指定离散电平的过程称为()。难度:困难A、采样B、量化C、保持D、编码答案:D23 .在下列逻辑电路中,不是组

7、合逻辑电路的是()。难度:困难A、译码器B、编码器C、全加器D、寄存器答案:D24 .集成运算放大器的两个信号输入端分别为。难度:容易A、同相端和反相端B、直流端和交流端C、电压端和电流端D、基极和集电极答案:A25 .对于MoS门电路,多余端不允许()。难度:容易A、悬空B、与有用端并联C、接电源D、接低电平答案:C26 .下列电路中不属于时序电路的是()。难度:容易A、同步计数器B、异步计数器C、组合逻辑电路D、数据寄存器答案:C27 .施密特触发器常用于O。难度:容易A、脉冲整形与变换B、定时、延时C、计数D、寄存答案:C28 .晶体管中的“B”参数是。难度:一般A、电压放大系数B、集电

8、极最大功耗C、电流放大系数Dv功率放大系数29. 3线一8线译码器有()。难度:容易A、3条输入线,8条输出线B、8条输入线,3条输出线C、2条输入线,8条输出线D、3条输入线,4条输出线答案:A30 .同步时序电路和异步时序电路比较,其差异在于后者()。难度:容易A、没有触发器B、没有统一的时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关答案:B31 .二极管全波整流电路,所获得的直流电压平均值为输入整流装置的交流电压有效值的。难度:容易Ax0.9B、0.45Cv0.5D、0.725答案:A32 .8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。难度:容易Av1B、2

9、Cx4Dv8答案:D33 .下列几种TT1.电路中,输出端可实现线与功能的电路是()。难度:容易A、或非门B、与非门C、异或门Dvocn答案:D34 .时序逻辑电路一般可以分两类,即()。难度:容易Av组合逻辑电路和时序逻辑电路B、门电路和触发器C、同步型和异步型D、模拟电路和数字电路答案:C35 .晶体管处于饱和状态时的特征有:发射结处于,集电结处于。难度:一般A、反向偏置;正向偏置B、正向偏置;正向偏置C、正向偏置;反向偏置Dv反向偏置;反向偏置36 .把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。难度:容易A、4B、5Cx9D、20答案:A37 .串联电感的总电感值等于各

10、分电感的。难度:容易Av和B、倒数和C、倒数和的倒数D、和的倒数答案:A38 .三输入、八输出译码器,对任一组输入值其有效输出个数为()。难度:容易A、3个B、8个Cx1个Dv11个答案:C39 .半加器和的输出端与输入端的逻辑关系是()。难度:容易C、与或非D、异或答案:D40 .三极管工作在截止状态时其条件是。难度:困难A、发射结正向偏置,集电结反向偏置B、发射结电压小于其死区电压C、发射结集电结都正向偏置D、集电结电压大于其死区电压答案:B41 .要构成容量为4KX8的RAM,需要()片容量为256X4的RAMo难度:一般A、2B、4C、8D、32答案:D42 .CT741.S290计数

11、器的计数工作方式有()种。难度:容易Av1B、2C、3D、4答案:C43 .当晶体管的集电极电流增量与基极电流增量之比几乎不变时,晶体管处于。难度:容易Av放大区B、饱和区C、截止区D、放大或饱和区答案:A44 .由门电路组成的全加器是()。难度:困难A、时序逻辑器件B、组合逻辑器件C、脉冲逻辑器件D、以上答案都不正确答案:B45 .关于串联电阻的作用,下列说法不妥当的是。难度:容易A、分压B、限流Cv增大电阻D、增大功率答案:D46 .晶闸管(可控硅)的结构是。难度:一般A、三层四端Bx三层二端C、四层三端D、四层四端答案:C47 .边沿式D触发器是一种。稳态电路。难度:容易Av无B、单C、

12、双Dv多答案:C48 .常用的一种3-8线译码器是()。难度:容易Av74148Bv74138C、7448Dv74151答案:B49 .以下各电路中,()可以产生脉冲定时。难度:一般A、多谐振荡器Bv单稳态触发器C、施密特触发器D、石英晶体多谐振荡器50 .晶闸管一般是不容易坏的,最简单的判断是用万用表测间,看看有没有,如果没有,一般就可使用。难度:困难AvA短路B、AK;开路C、GK;短路D、AG;开路答案:A51 .晶体三极管工作时,温度升高其死区电压;输入特性曲线。难度:一般Av减小/右移B、增大/右移Cv增大/左移Dv减小/左移答案:D52 .十进制数85转换为二进制数为()。难度:容

13、易Av1001011Bx1010011C、1100101D、1010101答案:D53 .两个阻值相同的电阻,并联后总电阻为5,将它们改为串联,总电阻为o难B、5C、20Dv10答案:C54 .晶闸管的管脚判别可用下述方法:如用指针式万用表,选择RXlk挡测量三脚之间的阻值,用红、黑两表笔分别测任意两引脚间正反向电阻直至找出读数为数十欧姆的一对引脚,该两脚分别为,可以肯定的是所剩的一脚为。难度:一般A、控制极和阳极;阴极B、控制极和阴极;阳极C、门极和集电极;发射极D、门极和发射极;集电极答案:B55 .以下哪一条不是消除竞争冒险的措施()。难度:一般A、接入滤波电路B、利用触发器C、加入选通

14、脉冲D、修改逻辑设计答案:B56 .一个数据选择器的地址输入端有3个时,最多可以有。个数据信号输出。难度:一般A、4Bv6Cv8Dv16答案:C57 .下列描述不正确的是()。难度:容易A、译码器、数据选择器、EPRoM均可用于实现组合逻辑函数。Bv寄存器、存储器均可用于存储数据。C、将移位寄存器首尾相连可构成环形计数器D、上面描述至少有一个不正确答案:D58 .TT1.与非门的多余脚悬空等效于0。难度:容易Av1Bx0C、VccD、Vee答案:A59 .组合逻辑电路不含有()。难度:困难A、记忆能力的器件B、门电路和触发器C、门电路D、运算器60 .下列说法是正确的是0。难度:容易A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制D、同步触发器没有空翻现象

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

copyright@ 2008-2023 yzwku网站版权所有

经营许可证编号:宁ICP备2022001189号-2

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!