2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx

上传人:王** 文档编号:1136411 上传时间:2024-04-03 格式:DOCX 页数:75 大小:66.79KB
下载 相关 举报
2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第1页
第1页 / 共75页
2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第2页
第2页 / 共75页
2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第3页
第3页 / 共75页
2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第4页
第4页 / 共75页
2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第5页
第5页 / 共75页
2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第6页
第6页 / 共75页
2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第7页
第7页 / 共75页
2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第8页
第8页 / 共75页
2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第9页
第9页 / 共75页
2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx_第10页
第10页 / 共75页
亲,该文档总共75页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx》由会员分享,可在线阅读,更多相关《2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx(75页珍藏版)》请在优知文库上搜索。

1、2024年安徽开放大学数字电子技术基础形成性考核参考试题库(含答案)一、单选题1 .L=AB+C的对偶式为:()。难度:容易Av+BCB、(A+B)CCxA+B+CD、ABC答案:B2 .二进制数IlOIl转换为十进制数为()。难度:容易A、32B、27C、64D、128答案:B3 .晶体管处于饱和状态时的特征有:发射结处于,集电结处于。难度:一般At反向偏置;正向偏置Bx正向偏置;正向偏置C、正向偏置;反向偏置Dx反向偏置;反向偏置4 .只能按地址读出信息,而不能写入信息的存储器为()。难度:困难AxRAMBvROMC、 PROMD、 EPROM答案:B5 .在何种输入情况下,“与非”运算的

2、结果是逻辑0。难度:容易A、全部输入是0B、任一输入是0C、仅一输入是0D、全部输入是1答案:D6 .晶闸管的结构是。难度:一般A、三层四端B、三层二端C、四层三端D、四层四端答案:C7 .当晶体管的集电极电流增量与基极电流增量之比几乎不变时,晶体管处于。难度:容易A、放大区B、饱和区C、截止区D、放大或饱和区答案:A8 .常用的一种3-8线译码器是()。难度:容易A、 74148B、 74138C、 7448D、 74151答案:B9 .晶体管有个PN结。难度:一般Av1Bv2C、3D、4答案:B10 .两个电阻相串联接入电路,各分得的电压与其阻值的关系是。难度:困难A、成正比B、成反比C、

3、在直流电路中成正比,在交流电路中成反比D、在直流电路中成反比,在交流电路中成正比11 .对拆下来的NPN三极管,用数字万用表任意测三极管的两个脚,当发现固定红笔接的一脚不动,用黑笔分别接另外两脚时,万用表均有约O.6V电压降显示。反过来对调表笔,黑笔固定的一脚不动,用红笔分别接另外两脚时,万用表显示无穷大(IXXX或0L);即可确定:固定的一脚确定是。难度:容易A、B极B、C极C、E极D、G极答案:A12 .32位输入的二进制编码器,其输出端有()位。难度:容易A、256B、128C、4D、5答案:D13 .当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有()。难度:容易Ax触发器B

4、、晶体管C、MOS管14 .施密特触发器常用于()。难度:容易A、脉冲整形与变换B、定时、延时C、计数D、寄存答案:C15 .晶体管工作在饱和区的条件是。难度:一般A、发射结正向偏置,集电结反向偏置B、发射结反向偏置,集电结正向偏置C、发射结正向偏置,集电结正向偏置D、发射结反向偏置,集电结反向偏置答案:C16 .半加器和的输出端与输入端的逻辑关系是()。难度:容易A、与非B、或非C、与或非D、异或答案:D17 .无论是PNP型还是NPN型三极管,若工作在放大状态时其条件是。难度:困难A、发射结正向偏置,集电结反向偏置B、发射结集电结都反向偏置C、发射结集电结都正向偏置D、视管子类型而定答案:

5、A18 .晶闸管(可控硅)关断的条件是。难度:一般Ax将控制极触发脉冲关断B、减少阳极电流使之小于维持电流C、在控制极加反向电压Dv在控制极加正向电压答案:B19 .串联电阻的作用;并联电阻的作用。难度:容易A、减小电阻/分流B、增加电阻/分压C、分压/分流D、分流/分压答案:C20 .测得某个NPN型晶体管E、B、C三个电极电位分别为0.4V、0.2丫和1.5丫可判断该管处于工作状态。难度:容易Av完全截止Bv完全导通Cv线性放大D、饱和导通答案:A21 .同步时序电路和异步时序电路比较,其差异在于后者()。难度:容易A、没有触发器B、没有统一的时钟脉冲控制C、没有稳定状态D、输出只与内部状

6、态有关答案:B22 .十二进制加法计数器需要()个触发器构成。难度:容易Av8B、16C、4D、3答案:C23 .下列描述不正确的是O。难度:容易A、时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。B、寄存器只能存储小量数据,存储器可存储大量数据。C、主从JK触发器主触发器具有一次翻转性D、上面描述至少有一个不正确答案:A24 .同步计数器和异步计数器比较,同步计数器的显著优点是O。难度:容易A、工作速度高B、触发器利用率高C、电路简单D、不受时钟CP控制。答案:A25 .触发器有两个稳态,存储8位二进制信息要()个触发器。难度:容易A、2B、8C、16Dv32答案:B26 .

7、下列门电路属于双极型的是O。难度:容易a、ocnB、 PMOSC、 NMOSDvCMOS答案:A27 .下列描述不正确的是0。难度:容易A、触发器具有两种状态,当Qn时触发器处于1态Bv时序电路必然存在状态循环C、异步时序电路的响应速度要比同步时序电路的响应速度慢D、边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象答案:A28 .N型半导体中的多数载流子是。难度:容易A、自由电子B、空穴C、束缚电子D、晶格上的离子答案:A29 .要构成容量为4KX8的RAM,需要()片容量为256X4的RAMo难度:一般A、2B、4Cv8Dv32答案:D30 .组合型PLA是由()构成

8、。难度:困难A、与门阵列和或门阵列B、一个计数器C、一个或阵列D、一个寄存器答案:A31 .下列触发器中上升沿触发的是()。难度:容易A、主从RS触发器B、JK触发器c、T触发器D、触发器32 .TTL反相器输入为低电平时其静态输入电流为()。难度:容易Ax-3mAB、 +5mAC、 -ImADv-7mA答案:C33 .多谐振荡器可产生()。难度:容易A、正弦波B、矩形脉冲C、三角波D、锯齿波答案:B34 .能够实现线与功能的是:()。难度:容易AxTTL与非门B、集电极开路门C、三态逻辑门D、CMOS逻辑门答案:B35 .指出下列电路中能够把串行数据变成并行数据的电路应该是()。难度:困难A

9、、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器答案:C36 .寻址容量为16KX8的RAM需要()根地址线。难度:一般A、4Bx8C、14Dv16答案:C37 .三输入、八输出译码器,对任一组输入值其有效输出个数为()。难度:容易A、3个B、8个Cx1个Dv11个答案:C38 .用异步I/O输出结构的PAL设计逻辑电路,它们相当于O。难度:困难A、组合逻辑电路B、时序逻辑电路C、存储器D、数模转换器答案:A39 .CT74LS290计数器的计数工作方式有()种。难度:容易Av1B、2C、3D、4答案:C40 .时序逻辑电路一般可以分两类,即()。难度:容易Av组合逻辑电路和时序逻

10、辑电路B、门电路和触发器C、同步型和异步型D、模拟电路和数字电路答案:C41 .利用三极管的截止状态和什么状态实现开关电路的断开和接通()。难度:容易A、放大状态B、击穿状态C、饱和状态D、导通状态答案:C42 .时序逻辑电路中一定是含0。难度:容易Ax触发器B、组合逻辑电路C、移位寄存器D、译码器43 .三极管工作在截止状态时其条件是。难度:困难A、发射结正向偏置,集电结反向偏置B、发射结电压小于其死区电压C、发射结集电结都正向偏置D、集电结电压大于其死区电压答案:B44 .测得某PNP型晶体管E极电位为O.4V,B极电位为1.2V,C极电位为1.5V,可判断出其工作状态为。难度:容易A、截

11、止B、饱和导通Cv线性放大D、非线性放大答案:A45 .74LS160十进制计数器它含有的触发器的个数是()。难度:容易Av1B、2C、4D、6答案:C46 .一个数据选择器的地址输入端有3个时,最多可以有。个数据信号输出。难度:一般A、4Bv6Cv8Dv16答案:C47 .以下各电路中,()可以产生脉冲定时。难度:一般A、多谐振荡器B、单稳态触发器C、施密特触发器D、石英晶体多谐振荡器答案:B48 .当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于()。难度:容易A、组合逻辑电路B、时序逻辑电路C、存储器D、数模转换器答案:A49 .N个触发器可以构成能寄存()位二进制数码的寄存器。

12、难度:容易A、N-1BvNC、N+1D、2N50 .把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。难度:容易A、4B、5Cx9Dv20答案:A51 .下列说法是正确的是0。难度:容易A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制D、同步触发器没有空翻现象答案:A52 .晶体管中的“B”参数是。难度:一般Av电压放大系数B、集电极最大功耗C、电流放大系数D、功率放大系数答案:C53 .时序逻辑电路设计的任务是()。难度:容易A、给定功能,通过一定的步骤设计出时序电路B、研究电路的可靠性C、研究电路如何提高速

13、度D、给定电路,通过一定的步骤说明电路的功能答案:A54 .下列描述不正确的是()。难度:一般A、时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。B、寄存器只能存储小量数据,存储器可存储大量数据。C、主从JK触发器主触发器具有一次翻转性D、上面描述至少有一个不正确答案:A55 .TTL与非门的多余脚悬空等效于O。难度:容易Av1B、OC、VccD、Vee答案:A56 .当晶体管基极电流增加时,集电极的电流基本不变,则晶体管处于。难度:容易Av放大区B、饱和区C、截止区D、放大区或饱和区答案:B57 .下列说法正确的是()。难度:容易A、2个OC结构与非门线与得到与或非门。Bx与

14、门不能做成集电集开路输出结构C、或门不能做成集电集开路输出结构D、或非门不能做成集电集开路输出结构答案:A58 .T触发器中,当Tn时,触发器实现0功能。难度:容易A、置1B、置OC、计数D、保持答案:C59 .一位8421BCD码计数器至少需要()个触发器。难度:容易Av3B、4Cx5D、10答案:B60 .晶闸管(可控硅)的结构是。难度:一般A、三层四端Bv三层二端C、四层三端D、四层四端答案:C61 .下列描述不正确的是()。难度:一般A、触发器具有两种状态,当Qn时触发器处于1态Bv时序电路必然存在状态循环C、异步时序电路的响应速度要比同步时序电路的响应速度慢D、边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象答案:A62 .8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

copyright@ 2008-2023 yzwku网站版权所有

经营许可证编号:宁ICP备2022001189号-2

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!